LCMXO640C-3TN144I FPGA – Field Programmable Gate Array 640 LUTS 113 I/0
♠ ကုန်ပစ္စည်းဖော်ပြချက်
ထုတ်ကုန်ဂုဏ်ရည် | ရည်ညွှန်းတန်ဖိုး |
ထုတ်လုပ်သူ- | ရာဇမတ်ကွက် |
ကုန်ပစ္စည်းအမျိုးအစား: | FPGA - Field Programmable Gate Array |
RoHS- | အသေးစိတ် |
စီးရီး: | LCMXO640C |
လော့ဂျစ်ဒြပ်စင် အရေအတွက်- | 640 LE |
I/Os အရေအတွက်- | 113 I/O |
ထောက်ပံ့ရေးဗို့အား - အနည်းဆုံး | 1.71 V |
ထောက်ပံ့ရေးဗို့အား - Max- | 3.465 V |
အနိမ့်ဆုံး လည်ပတ်မှု အပူချိန် | - 40 C |
အများဆုံးလည်ပတ်မှုအပူချိန် | + 100 C |
ဒေတာနှုန်း- | - |
Transceivers အရေအတွက်- | - |
တပ်ဆင်ခြင်းပုံစံ- | SMD/SMT |
Package/Case- | TQFP-144 |
ထုပ်ပိုးမှု- | ဗန်း |
အမှတ်တံဆိပ်- | ရာဇမတ်ကွက် |
ဖြန့်ဝေထားသော RAM | 6.1 kbit |
အမြင့်- | 1.4 မီလီမီတာ |
အရှည်- | 20 မီလီမီတာ |
အများဆုံးလည်ပတ်မှုအကြိမ်ရေ- | 500 MHz |
Moisture Sensitive- | ဟုတ်ကဲ့ |
Logic Array Blocks အရေအတွက် - LAB များ- | LAB 80 |
လည်ပတ်ထောက်ပံ့မှု လက်ရှိ- | 17 mA |
လည်ပတ်ထောက်ပံ့ရေးဗို့အား- | 1.8 V/2.5 V/3.3 V |
ထုတ်ကုန်အမျိုးအစား: | FPGA - Field Programmable Gate Array |
စက်ရုံထုပ်ပိုး အရေအတွက်- | 60 |
အမျိုးအစားခွဲ- | Programmable Logic IC များ |
စုစုပေါင်းမှတ်ဉာဏ်- | 6.1 kbit |
အကျယ်- | 20 မီလီမီတာ |
ယူနစ်အလေးချိန်- | 1.319 ဂရမ် |
မတည်ငြိမ်သော၊ အဆုံးမရှိ ပြန်လည်ပြင်ဆင်နိုင်သည်။
• ချက်ခြင်းဖွင့်ခြင်း – မိုက်ခရိုစက္ကန့်အတွင်း ပါဝါတက်လာသည်။
• ချစ်ပ်တစ်ခုတည်း၊ ပြင်ပဖွဲ့စည်းမှုမှတ်ဉာဏ် မလိုအပ်ပါ။
• အထူးကောင်းမွန်သော ဒီဇိုင်းလုံခြုံရေး၊ ကြားဖြတ်ဟန့်တားရန် အနည်းငယ်မျှသော စီးကြောင်းမရှိပါ။
• SRAM အခြေပြု ယုတ္တိဗေဒကို မီလီစက္ကန့်များအတွင်း ပြန်လည်ပြင်ဆင်ပါ။
• SRAM နှင့် JTAG အပေါက်မှတဆင့် ပရိုဂရမ်မွမ်းမံနိုင်သော မတည်ငြိမ်သောမှတ်ဉာဏ်
• မတည်ငြိမ်သောမှတ်ဉာဏ်၏ နောက်ခံပရိုဂရမ်ကို ပံ့ပိုးပေးသည်။
အိပ်မုဒ်
• 100x တည်ငြိမ်သောလက်ရှိလျှော့ချမှုကိုခွင့်ပြုသည်။
TransFR™ ပြန်လည်ဖွဲ့စည်းမှု (TFR)
• စနစ်လည်ပတ်နေချိန်တွင် အတွင်းပိုင်းလော့ဂျစ်အပ်ဒိတ်
Logic Density မှ I/O မြင့်မားသည်။
• 256 မှ 2280 LUT4s
• ကျယ်ပြန့်သောပက်ကေ့ချ်ရွေးချယ်မှုများပါရှိသော 73 မှ 271 I/Os
• သိပ်သည်းဆ ရွှေ့ပြောင်းခြင်းကို ပံ့ပိုးထားသည်။
• ခဲအခမဲ့/RoHS ကိုက်ညီသော ထုပ်ပိုးမှု
မြှုပ်နှံပြီး ဖြန့်ဝေထားသော မှတ်ဉာဏ်
• 27.6 Kbits sysMEM™ Embedded Block RAM အထိ
• 7.7 Kbits အထိ ဖြန့်ဝေထားသော RAM
• အထူးသီးသန့် FIFO ထိန်းချုပ်မှု ယုတ္တိဗေဒ
Flexible I/O Buffer
• Programmable sysIO™ ကြားခံသည် ကျယ်ပြန့်သော အင်တာဖေ့စ်များကို ပံ့ပိုးပေးသည်-
- LVCMOS 3.3/2.5/1.8/1.5/1.2
- LVTTL
- PCI
- LVDS၊ Bus-LVDS၊ LVPECL၊ RSDS
sysCLOCK™ PLL များ
• စက်တစ်ခုလျှင် analog PLL နှစ်ခုအထိ
• နာရီ များပြားခြင်း၊ ပိုင်းခြားခြင်းနှင့် အဆင့်ပြောင်းခြင်း။
စနစ်အဆင့်ပံ့ပိုးမှု
• IEEE Standard 1149.1 Boundary Scan
• Onboard oscillator
• စက်များသည် 3.3V၊ 2.5V၊ 1.8V သို့မဟုတ် 1.2V ပါဝါထောက်ပံ့မှုဖြင့် လုပ်ဆောင်သည်
• IEEE 1532 နှင့် ကိုက်ညီသော စနစ်တွင်း ပရိုဂရမ်းမင်း